HEF4027BT | NXP
Dual JK-Flip-Flop, SOIC-16, NXP HEF4027BT
Duales JK-Flip-Flop, HEF4027BT, NXP
Das HEF4027BT ist ein duales JK-Flip-Flop mit unabhängigen Set-Direkt- (SD), Clear-Direkt- (CD), Takt-Ein- und Ausgängen (Q, Q\). Daten werden akzeptiert, wenn der Takt niedrig ist, und mit der positiven Flanke des Taktsignals an den Ausgang übertragen. Die aktiven asynchronen Clear-Direct- und Set-Direct-Eingänge mit hoher Asynchronität sind unabhängig und überschreiben die J-, K- und Takteingänge. Die Ausgänge werden für beste Systemleistung gepuffert. Die Schmitt-Trigger-Aktion macht den Takteingang sehr tolerant gegenüber langsameren Anstiegs- und Abfallzeiten. Er arbeitet über einen empfohlenen VDD-Stromversorgungsbereich von 3 bis 15V bezogen auf VSS (normalerweise Masse). Nicht verwendete Eingänge müssen an VDD, VSS oder einen anderen Eingang angeschlossen werden.
Features
- Vollständig statischer Betrieb
- Parametrische Nennwerte 5 V, 10 V und 15 V
- Standardisierte symmetrische Ausgangskennlinien
- Spezifiziert von 40 C bis +85 C
- Entspricht der JEDEC-Norm JESD 13-B
Anwendungen
- Registriert
- Zähler
- Regelkreise
Ausgangsstrom | 3.6 mA | |
Gehäuse | SOIC-16 | |
max. Temperatur | 85 °C | |
min. Temperatur | -40 °C | |
Montage | SMD | |
Produkt-Art | Dual JK-Flip-Flop |
Ursprungsland | TH |
Zolltarifnummer | 85423390 |
Originalverpackung | Stange mit 50 Stück |
RoHS konform | Ja |
Stand der RoHS-Richtlinie | 31.03.15 |
SVHC frei | Ja |